突破性的Gigachip Hierarchical技術(shù)將設(shè)計(jì)周轉(zhuǎn)效率提升三倍
加利福尼亞山景城2022年4月22日 /美通社/ -- 新思科技近日宣布其工程變更命令(Engineering Change Orders, ECO)解決方案Tweaker? ECO獲得群聯(lián)電子的采用,有效協(xié)助該NAND控制芯片及儲(chǔ)存解決方案領(lǐng)導(dǎo)廠商實(shí)現(xiàn)卓越的設(shè)計(jì)到簽核運(yùn)算能力,并加速其下一代大型設(shè)計(jì)的設(shè)計(jì)周轉(zhuǎn)時(shí)間。這項(xiàng)突破性技術(shù)讓群聯(lián)電子成功將芯片設(shè)計(jì)周期的 ECO 迭代減少 50%,并將整體ECO 周轉(zhuǎn)時(shí)間縮短3 倍,確保其設(shè)計(jì)團(tuán)隊(duì)針對(duì)大型設(shè)計(jì)容量具有設(shè)計(jì)靈活性,同時(shí)在人工智能(AI)、數(shù)據(jù)中心、汽車(chē)電子、超級(jí)連接、超級(jí)運(yùn)算、工業(yè)和消費(fèi)等設(shè)計(jì)應(yīng)用上,也達(dá)到理想的功耗、性能和面積 (PPA) 優(yōu)化目標(biāo)。
隨著芯片設(shè)計(jì)的尺寸和復(fù)雜性不斷增加,傳統(tǒng)ECO工具面臨更多提升運(yùn)算能力、增加機(jī)器儲(chǔ)存和存儲(chǔ)器容量的需求。采用層次化設(shè)計(jì)等傳統(tǒng)的ECO策略與工具,常常無(wú)法將大型設(shè)計(jì)所需的存儲(chǔ)器、儲(chǔ)存空間和運(yùn)行時(shí)間降至最低,從而影響到設(shè)計(jì)的生產(chǎn)力。而新思科技Tweaker ECO的全新Gigachip Hierarchical技術(shù), 能夠大幅縮短周轉(zhuǎn)時(shí)間并減少數(shù)百個(gè)千兆字節(jié)的存儲(chǔ)器,同時(shí)帶來(lái)可預(yù)測(cè)的設(shè)計(jì)收斂以及更少的 ECO 迭代,并保證其準(zhǔn)確性。具備Gigachip Hierarchical的ECO 技術(shù)提供了可預(yù)測(cè)的層次式收斂(Hierarchical Convergence),經(jīng)優(yōu)化后能在單一機(jī)器上同時(shí)執(zhí)行超過(guò) 1 億個(gè)器件單元的設(shè)計(jì)和數(shù)百個(gè)多模式場(chǎng)景,相較于傳統(tǒng)的 ECO 流程,該技術(shù)能大幅降低所需的硬件資源。
群聯(lián)電子處長(zhǎng)張家源表示:"先進(jìn)節(jié)點(diǎn)的設(shè)計(jì)具有嚴(yán)格的PPA門(mén)檻,因此不能容許時(shí)序錯(cuò)誤和冗長(zhǎng)的ECO收斂時(shí)間。透過(guò)部署具備 Gigachip Hierarchical技術(shù)的新思科技Tweaker ECO,我們以超過(guò)三倍的速度大幅改善了從設(shè)計(jì)到簽核的生產(chǎn)力、效率和上市時(shí)間的目標(biāo)。借由與新思科技簽核產(chǎn)品組合的深度整合,我們的設(shè)計(jì)團(tuán)隊(duì)不僅確保一次流片成功,還大大減少了設(shè)計(jì)迭代的次數(shù)以及所需的存儲(chǔ)數(shù)量。對(duì)我們的客戶(hù)而言,這是一個(gè)了不起的里程碑,而我們也期望能繼續(xù)與新思科技合作,為不斷演進(jìn)的半導(dǎo)體產(chǎn)業(yè)持續(xù)創(chuàng)造新一代的設(shè)計(jì)。"
隨著大量支持AI軟件的投資與定制化芯片的開(kāi)發(fā),簽核場(chǎng)景的數(shù)量相應(yīng)提高,加上先進(jìn)工藝節(jié)點(diǎn)的物理復(fù)雜性不斷提升,快速準(zhǔn)確的ECO收斂成為芯片實(shí)現(xiàn)過(guò)程中關(guān)鍵且持續(xù)成長(zhǎng)的一環(huán)。Tweaker ECO運(yùn)用了創(chuàng)新的 Gigachip Hierarchical ECO 技術(shù), 能以更快速的執(zhí)行時(shí)間、更少的存儲(chǔ)器以及可擴(kuò)展的架構(gòu)來(lái)處理市場(chǎng)上的大規(guī)模芯片。比起傳統(tǒng)的ECO流程,Tweaker ECO所需的硬件資源較少,這讓群聯(lián)電子能有效地使用單一機(jī)器降低其每次執(zhí)行的成本,從而使設(shè)計(jì)的成本降至更低。
新思科技芯片實(shí)現(xiàn)事業(yè)部副總裁Sanjay Bali 表示:"隨著設(shè)計(jì)邁向更小的制程節(jié)點(diǎn),設(shè)計(jì)收斂的挑戰(zhàn)因物理場(chǎng)景數(shù)量的提高而顯著增加。每次出現(xiàn)ECO都可能影響流片的時(shí)間表,業(yè)界需要一個(gè)有效的解決方案以盡早辨識(shí)、分析、處理和恢復(fù)芯片可靠性問(wèn)題。Tweaker ECO的Gigachip Hierarchical技術(shù)移除了傳統(tǒng)的設(shè)計(jì)障礙并降低了運(yùn)算成本,讓客戶(hù)得以有效推出大規(guī)模芯片設(shè)計(jì)產(chǎn)品。"
作為新思科技簽核產(chǎn)品組合的一部分,Tweaker 是業(yè)界領(lǐng)先具備靈活流程控制和整合 GUI 的完整 ECO 解決方案,整合了具備時(shí)序和信號(hào)完整性分析與簽核的業(yè)界標(biāo)準(zhǔn)新思科技 PrimeTime® 、寄生提取(Parasitic Extraction)業(yè)界標(biāo)準(zhǔn)的StarRC?以及IC Compiler? II 和 Fusion Compiler? ,讓開(kāi)發(fā)者有信心以更快的設(shè)計(jì)收斂路徑,實(shí)現(xiàn)先進(jìn)制程節(jié)點(diǎn)對(duì)芯片設(shè)計(jì)的所有PPA要求。
上市時(shí)間
新思科技Tweaker ECO已經(jīng)上市。更多相關(guān)資訊,請(qǐng)參考Tweaker ECO。
關(guān)于群聯(lián)電子
群聯(lián)電子 (Phison Electronics Corp.) (TPEX:8299) 為全球快閃記憶體(NAND Flash)控制芯片及儲(chǔ)存解決方案領(lǐng)導(dǎo)廠商。身為快閃記憶體專(zhuān)家,從IP技術(shù)授權(quán)、芯片設(shè)計(jì)、系統(tǒng)架構(gòu)解決方案、系統(tǒng)整合、成品,提供不同需求的客戶(hù)最佳的產(chǎn)品及服務(wù)。在各項(xiàng)產(chǎn)品類(lèi)別上,包括SSD (PCIe鱷SATA鱷PATA)、eMMC/UFS、SD、或是USB介面皆可提供完整的儲(chǔ)存解決方案,客戶(hù)應(yīng)用亦遍及各類(lèi)消費(fèi)性電子、企業(yè)級(jí)、以及工業(yè)車(chē)用。在標(biāo)準(zhǔn)制定上,群聯(lián)電子擔(dān)任SDA、ONFI、UFSA的董事會(huì)成員,并積極貢獻(xiàn)JEDEC、PCI-SIG、MIPI、NVMe、IEEE-SA等規(guī)范。
關(guān)于新思科技 (Synopsys)
新思科技是專(zhuān)為開(kāi)發(fā)電子產(chǎn)品及軟件應(yīng)用的創(chuàng)新公司,也是提供「硅晶到軟件(Silicon to Software?)」解決方案的最佳合作伙伴。新思科技名列美國(guó)標(biāo)普500指數(shù)成分股,長(zhǎng)期以來(lái)是全球電子設(shè)計(jì)自動(dòng)化(EDA)和半導(dǎo)體IP領(lǐng)域的領(lǐng)導(dǎo)者,并發(fā)展成為提供軟件品質(zhì)及安全測(cè)試的領(lǐng)導(dǎo)廠商。不論是針對(duì)開(kāi)發(fā)先進(jìn)半導(dǎo)體系統(tǒng)單芯片(SoC)的設(shè)計(jì)工程師,或正在撰寫(xiě)應(yīng)用程式且要求高品質(zhì)及安全性的軟件開(kāi)發(fā)工程師,新思科技都能提供所需的解決方案,以協(xié)助工程師完成創(chuàng)新、高品質(zhì)并兼具安全性的產(chǎn)品。更多詳情請(qǐng)?jiān)煸L(fǎng):
編輯聯(lián)系人:
Simone Souza
新思科技(Synopsys, Inc.)
650-584-6454
simone@synopsys.com